
Ventajas del Programa
Cuenta con un gran número de modelos de circuitos integrados de la familia TTL LS.
Los circuitos construidos pueden ser almacenados y recuperados. Ello permite una verificación y una reutilización de los ejemplos tanto en la enseñanza como en el aprendizaje del diseño digital.
Los tutoriales al lado del módulo digital permiten validar rápidamente el conocimiento adquirido.
Los escenarios brindan una mejor perspectiva y facilitan una mejor primera especificación del diseño lógico.
Los ASICs simplifican los diseños y ahorran espacio en la tarjeta de alambrado (protoboard), y pueden ser usados como ejemplos de funcionamientos de los circuitos deseados. Esta característica puede servir, por ejemplo, para enseñar la partición del diseño digital. Nuevos modelos de ASICs pueden ser hechos a partir de descripciones VHDL o programas C++, mas por ahora sólo en el nivel de programación.
Limitaciones
Los modelos de circuitos están basados sobre circuitos TTL con encapsulados DIP. El usuario no puede crear nuevos modelos.
Todos los modelos son solamente lógicos, sin pines o puertos de tres estados ni bidireccionales.
Los modelos no consideran efectos eléctricos (retardos en la propagación de las señales, abanicos de entrada y salida, ruido, etc.)
El número de escenarios y tutoriales es pequeño.
0 comentarios:
Publicar un comentario